Universidad de Granada Digibug
 

Repositorio Institucional de la Universidad de Granada >
2.-Revistas >
Enseñanza y Aprendizaje de Ingeniería de Computadores >
Nº 3 - 2013 >

Please use this identifier to cite or link to this item: http://hdl.handle.net/10481/26401

Title: Implementación de algoritmos en hardware: de la puerta NAND al bucle FOR
Authors: Díaz Alonso, Javier
Issue Date: May-2013
Abstract: En este artículo se describe el trabajo a realizar en la asignatura de Implementación de algoritmos Hardware dentro de las titulaciones de grado en Ingeniería Informática (especialidad de Ingeniería de Computadores) y de grado en Ingeniería de Tecnologías de Telecomunicación de la Universidad de Granada. Motivaremos y contextualizaremos la asignatura, explicando a los estudiantes por qué este conocimiento es útil y conveniente como parte de su especialización. Describiremos los contenidos a impartir, mostrando que el diseño de sistemas hardware puede hacerse a diferentes niveles de abstracción y, particularmente, usando lenguajes de programación convencionales. Finalmente mostraremos la metodología didáctica y métodos de evaluación propuestos, completando con ello la descripción global de esta asignatura.
This article describes the work to be done in the course Hardware Implementation of algorithms within undergraduate degrees in Computer Science (Computer Engineering specialization) and Telecommunications Technology Engineering at the University of Granada. We motivate and contextualize the subject, explaining to students why this knowledge is useful and appropriate as part of their specialization. We describe the contents to impart, showing that hardware system design can be made from different attraction levels and particularly, using conventional programming languages. Finally we show teaching the methodology and evaluation methods proposed, thereby completing the comprehensive description of this course.
Sponsorship: Universidad de Granada: Departamento de Arquitectura y Tecnología de Computadores; Vicerrectorado para la Garantía de la Calidad.
Publisher: Universidad de Granada, Departamento de Arquitectura y Tecnología de Computadores
Keywords: Docencia en Ingeniería de Computadores
Diseño de hardware
SoC (System-on-Chip)
Aprendizaje basado en proyectos
Computer engineering teaching
Hardware design
Project-based learning
URI: http://hdl.handle.net/10481/26401
ISSN: 2173-8688
Rights : Creative Commons Attribution-NonCommercial-NoDerivs 3.0 License
Citation: Díaz Alonso, J. Implementación de algoritmos en hardware: de la puerta NAND al bucle FOR. Enseñanza y Aprendizaje de Ingeniería de Computadores, 3: 95-105 (2013). [http://hdl.handle.net/10481/26401]
Appears in Collections:Nº 3 - 2013

Files in This Item:

File Description SizeFormat
T7_N3_Revista_EAIC_2013.pdf1.11 MBAdobe PDFView/Open
Recommend this item

This item is licensed under a Creative Commons License
Creative Commons

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

 

Valid XHTML 1.0! OpenAire compliant DSpace Software Copyright © 2002-2007 MIT and Hewlett-Packard - Feedback

© Universidad de Granada